Descripción
“Tipo: Flip-Flop tipo D con entrada y salida en tres estados (Tri-State).
Número de canales: 2 flip-flops tipo D.
Entradas:
D (Data, entrada de datos): Entrada de datos para el flip-flop.
CLK (Clock, entrada de reloj): Entrada de reloj, activa en flanco de subida.
CLR (Clear, entrada de reset asincrónico, activo en bajo): Restablece el flip-flop a 0.
PRE (Preset, entrada de pre-carga asincrónica, activo en bajo): Establece el flip-flop a 1.
OE (Output Enable, habilitación de salida, activa en bajo): Habilita o deshabilita la salida en tres estados.
Salidas:
Q (Salida de datos): Salida de los datos almacenados en el flip-flop.
Q̅ (Salida complementaria): Salida complementaria de los datos almacenados.
Modo de operación:
El flip-flop almacena el valor de la entrada D en el flanco de subida del reloj CLK.
La salida se puede poner en alta impedancia (Tri-State) cuando OE está en alto, lo que es útil para buses de datos.
El CLR y PRE son entradas asincrónicas, permitiendo un reset o pre-carga inmediata.
Tensión de alimentación (Vcc): 2 V a 6 V (típico 5V).
Consumo de corriente (Icc): 8 mA (típico, bajo consumo de energía).
Tensión de entrada (Vin):
Alto (mín.): 3.5 V
Bajo (máx.): 1.5 V
Tensión de salida (Vout):
Alto (mín.): 3.5 V
Bajo (máx.): 0.5 V
Corriente de salida (Iol): 6 mA (cuando la salida es baja).
Tiempo de propagación (tpd): 20 ns (típico, alta velocidad).
Encapsulado: DIP-14, SOIC-14 (THT y SMD disponibles).
Montaje: A través de orificios (THT) o en superficie (SMD).
Aplicaciones comunes:
Almacenamiento de un solo bit de información en sistemas digitales.
Sincronización de señales en sistemas de procesamiento y control.
Implementación de memoria temporal en microcontroladores.
Uso en buses de datos para transferir señales controladas.”






