Descripción
“Tipo: Registro de 8 bits con entrada paralela y salida en tres estados (Tri-State).
Número de canales: 8.
Entradas:
D0 – D7 (Entradas de datos para los 8 canales).
CP (Clock, entrada de reloj, activa en flanco de subida).
CLR (Clear, entrada de borrado asincrónico, activo en bajo).
Salidas:
Q0 – Q7 (Salidas de los 8 canales, con salida en tres estados: alta impedancia, alto o bajo).
Modo de operación:
Los datos se almacenan en paralelo en las entradas y las salidas se actualizan en cada pulso de reloj.
Las salidas pueden estar en alta impedancia cuando no están habilitadas, lo que es útil para evitar conflictos en buses de datos.
El CLR permite resetear todos los bits a bajo.
Tensión de alimentación (Vcc): 4.75 V a 5.25 V (típico 5V).
Consumo de corriente (Icc): 40 mA (típico).
Tensión de entrada (Vin):
Alto (mín.): 2 V
Bajo (máx.): 0.8 V
Tensión de salida (Vout):
Alto (mín.): 2.7 V
Bajo (máx.): 0.5 V
Corriente de salida (Iol): 8 mA (cuando la salida es baja).
Tiempo de propagación (tpd): 20 ns (típico).
Encapsulado: DIP-20 (THT).
Montaje: A través de orificios (THT).
Aplicaciones comunes:
Almacenamiento y transferencia de datos en sistemas de procesamiento digital.
Registros de entrada y salida en sistemas de control.
Interfaz entre diferentes dispositivos en sistemas de comunicación.
Aislamiento y control de señales digitales en buses de datos.”






