Descripción
“Tipo: Registro de 8 bits con entrada paralela y salida en tres estados (Tri-State).
Número de canales: 8.
Entradas:
D0 – D7 (Entradas paralelas de 8 bits).
CP (Clock, entrada de reloj, activa en flanco de subida).
CLR (Clear, entrada de borrado asincrónico, activo en bajo).
Salidas:
Q0 – Q7 (Salidas paralelas de 8 bits, con salida en tres estados).
Q̅0 – Q̅7 (Salidas complementarias).
Modo de operación:
Alta impedancia (deshabilitado) cuando las salidas no están habilitadas.
Los datos se almacenan en los registros y se transfieren a las salidas en cada ciclo de reloj.
El CLR permite un reset completo a bajo de todos los bits.
Tensión de alimentación (Vcc): 4.75 V a 5.25 V (típico 5V).
Consumo de corriente (Icc): 40 mA (típico).
Tensión de entrada (Vin):
Alto (mín.): 2 V
Bajo (máx.): 0.8 V
Tensión de salida (Vout):
Alto (mín.): 2.7 V
Bajo (máx.): 0.5 V
Corriente de salida (Iol): 8 mA (cuando la salida es baja).
Tiempo de propagación (tpd): 15 ns (típico).
Encapsulado: DIP-16 (THT).
Montaje: A través de orificios (THT).
Aplicaciones comunes:
Almacenamiento de datos en sistemas de procesamiento digital.
Transferencia de datos en buses de comunicación.
Registros de entrada y salida en sistemas de control.
Interfaz entre diferentes dispositivos y controladores.”






